

# Universidad Tecnológica Nacional Facultad Regional de Córdoba

# Trabajo Práctico De Laboratorio $N^{\circ}4$ Phase Locked Loop (PLL)

Alassia, Francisco 60861 Amaya, Matías 68284 Lamas, Matías 65536 Navarro, Facundo 63809 Veron, Misael 62628

> Curso: 5r2Grupo  $N^{\circ}4$

# Electrónica Aplicada III

Docentes: Ing. Rabinovich, Daniel Ing. Yoaquino, Leandro Electrónica Aplicada III

# Índice

### 1. Introducción

Un "Phase Locked Loop" (PLL) o bucle de fase enganchado consta de una serie de bloques interconectados que le permiten al sistema ajustarse y modificar su frecuencia hasta que no exista diferencia de fase entre las señales de entrada y salida. Es un sistema de control realimentado, donde la señal de realimentación es una frecuencia en lugar de una tensión.

Se lo conoce también como sintetizador de frecuencia, ya que permite disponer de una frecuencia muy estable y precisa. Sus principales aplicaciones son:

- Generación y recuperación de portadoras en emisión.
- Demodulación de señales analógicas o digitales moduladas en frecuencia.
- Divisores y multiplicadores de frecuencia.

El PLL tiene dos modos de operación,

- Modo de Adquisición donde el PLL intenta sincronizar la frecuencia y la fase de salida del VCO con una señal de entrada. En este modo el PLL se comporta como un sistema no lineal y los errores de fase entre las señales puede ser grande.
- Modo de Seguimiento donde el PLL se puede estudiar como un sistema lineal simple y la diferencia de fase entra las señales de entrada y salida es pequeña.

# 2. Marco Teórico

#### 2.1. Estados de funcionamiento

- Estado dinámico: Cuando la salida no está enganchada o sincronizada con la referencia. Como un caso particular de este caso se encuentra el estado de "corrida libre".
- Estado estático: Corresponde cuando la salida está enganchada o sincronizada con la referencia. También se denomina estado fijo.

## 2.2. Bloques y principio de funcionamiento

En la figura 1 se muestra un diagrama en bloques que representa la estructura básica de un circuito PLL.



Figura 1: Bloques principales de un PLL.

■ Comparador de fase El comparador de fase es un dispositivo no lineal con dos señales de entrada cuya frecuencia son fs y  $f_O/N$ , generalmente es un mezclador. La salida de este bloque contiene la suma y diferencia de las frecuencias de entrada, es el filtro pasa bajos el que se

encarga de que solo se transmita la señal diferencia, que es una tensión continua cuando el PLL se encuentra enganchado.

La salida genera una tensión que es función de la diferencia de fase  $\theta_e = \theta_s - \theta_n$  entre las señales de entrada. Si la frecuencia de entrada es igual a la frecuencia de corrida libre del VCO, la tensión de control deberá ser cero. En los comparadores de fase más comunes, la tensión de salida es función sinusoidal, triangular o diente de sierra de la diferencia de fase.

El factor de ganancia del comparador de fase en estado enganchado se expresa como,

$$K_d = \frac{\Delta V_e}{\Delta \theta_e}$$

■ Filtro pasa bajos

El filtro pasa bajos tiene dos funciones principales,

- En primer lugar, eliminar ruido y componentes de alta frecuencia, dejando pasar solo la diferencia  $f_s f_n$  o una tensión continua cuando el lazo está fijo y estable.
- En segundo lugar, este es el bloque que más influye en la determinación de las características dinámicas del lazo, como el rango de captura y enganche, el ancho de banda y la respuesta transitoria.

El filtro puede ser activo o pasivo, en el presente se emplea un filtro RC cuya función de transferencia es la siguiente,

$$F(s) = \frac{1}{1 + \tau s}$$

Oscilador controlador por tensión

EL VCO (oscilador controlado por tensión) tiene una frecuencia de corrida libre  $f_f$  y un desplazamiento de frecuencia de  $\Delta f_O$  que es proporcional a la tensión de entrada  $V_d$ . La frecuencia de salida se puede expresar como:

$$f_O = f_f + \Delta f_O = f_f + K_O V_d$$

La relación entre el corrimiento de la frecuencia de salida con el corrimiento de la fase de salida está dada por la siguiente relación:

$$\theta_O(s) = K_O \frac{V_d}{s}$$

Analizando el funcionamiento, el VCO oscila libremente a una frecuencia  $f_f$ , llamada frecuencia de corrida libre. La cual es comparada con la frecuencia  $f_s$ , llamada frecuencia de referencia, en el comparador de fase. El filtro, que es del tipo pasa bajos, se encarga de eliminar las componentes de alta frecuencia. Si la frecuencia de la señal de salida del bloque de filtrado  $V_e$  es suficientemente baja, el filtro no la atenúa, entonces  $V_d$  controla el VCO tendiendo a reducir la diferencia entra las frecuencias hasta que se igualen.

Una vez que las señales de entrada y salida se igualan, es decir  $f_o = f_s$ , el detector de fase entrega una tensión con una componente continua estable para que el VCO iguale la frecuencia de la señal de referencia.

El VCO actúa como un integrador de los errores de fase. Mantiene el estado fijo del bucle durante perturbaciones momentáneas.

## 2.3. Rangos de funcionamiento

- Corrida libre: Corresponde a la frecuencia de salida fo del VCO cuando el PLL no se encuentra enganchado.
- Rango de sostén: Rango en el cual el PLL puede mantener el "tracking.º seguimiento de fase. El PLL está enganchado con la señal de referencia si ésta se reduce o incrementa lentamente. Si, en cambio, varía mucho, el PLL puede perder el enganche en los extremos.
- Rango de captura: A partir del PLL desenganchado, es el rango de frecuencias en el que el mismo puede engancharse a la frecuencia de entrada. Este define el rango de operación del PLL.



Figura 2: Rangos de funcionamiento.

En la figura 2 se pueden observar los rangos mencionados anteriormente.

# 3. Diseño de red PLL

En esta sección se realizarán los cálculos para la implementación de una red PLL multiplicadora por 10, con las siguientes especificaciones:

- $f_o = 15kHz \ a \ 25kHz$
- $\xi = 0.4$
- $V_{DD} = 12V$
- $\blacksquare$  Filtro de lazo RC

El circuito se diseña en Kicad, a continuación en las imaginen 3 presenta el esquemático yen la imagen 4, el PCB.



Figura 3: Esquemático realizado en Kicad.



Figura 4: Render PCB en Kicad

# 3.1. Cálculos de componentes

En la hoja de datos del integrado CD4046 encontramos la relación de R2/C1 en la figura 6 y de R2/R1 en la figura 5 del dicho datasheet, las cuales se presentan a continuación,



Figura 5: Cálculo de coeficiente R2/R1.

#### 3.1.1. C1 y R2

Para obtener el valor de C1, debemos ubicarnos en la imagen 6, donde se deberá tener en cuenta la frecuencia mínima de trabajo y la tensión de alimentación de nuestro circuito.

Eligiendo un valor de R2 de 100  $k\Omega$  se obtiene un valor de C1 de aproximadamente 140 pF.

#### 3.1.2. R1

Como se visualiza en la figura 5, la relación de R2 con R1 está determinada por la frecuencia máxima y mínima de trabajo de dicho PLL. De esta manera obtenemos la relación de frecuencias,

$$\frac{f_M}{f_m} = \frac{250kHz}{150kHz} = 1,666$$



Figura 6: Cálculo de C1 y R2.

Por medio de ésto proseguimos a obtener la relación de R2 con R1 por medio de la tabla, donde

$$\frac{R2}{R1} = 0,62$$

Siendo  $R2=100~k\Omega$ , entonces R1tendrá un valor de  $161,29~k\Omega.$ 

#### 3.1.3. R3 y C2

Estos valores dependen de la respuesta transitorio que se desee obtener. Por las condiciones especificadas el valor de coeficiente de amortiguamiento es de  $\xi=0,4$ .

Para encontrar el valor numérico de estos componentes es necesario obtener en primer lugar las ganancias  $K_d$  y  $K_O$ ,



Figura 7: Respuesta del VCO y PD.

La forma de onda de la tensión de salida del comparador de fase empleado se encuentra a la izquierda de la figura 7. A partir de esta se obtiene  $K_d$  según la siguiente relación,

$$K_d = \frac{\Delta V_E}{\Delta \theta_E} = \frac{V_{DD}}{\pi} = 3,819 \frac{V}{rad}$$

En la figura de la derecha de 7 se muestra una gráfica que relaciona la tensión  $V_d$ , de entrada al VCO, con la frecuencia  $f_O$  de salida. La ganancia  $K_O$  del VCO se obtiene de la

siguiente manera,

$$K_O = \frac{2\pi\Delta f_o}{\Delta V_d}$$

$$= \frac{2\pi(f_{max} - f_{min})}{V_{DD}}$$

$$K_O = 52359,877 \frac{rad}{s}$$

La ganancia de lazo está determinada por

$$\frac{K_d \cdot K_O}{N} \approx 20000$$

donde N es el coeficiente de división del bloque divisor.

Por teoría de control se obtiene la relación entre las ganancias calculadas $(K_d, K_O)$ , el coeficiente de amortiguamiento  $(\xi)$ , coeficiente de división (N) y los valores de R3 y C2, expresada como

$$R_3 \cdot C_2 = \frac{N}{\left(2\xi\right)^2 K_d K_O}$$

Tomando un valor de C2 de 10nF obtenemos el valor correspondiente de R3, el cual es de  $15,625k\Omega$ 

# 4. Experiencia práctica

Finalmente se procedió a realizar el circuito, el cual se muestra en la imagen ??, para la medición de los rangos se utiliza un generador de funciones de onda cuadrada, con un duty cycle del 50 % y una amplitud de  $0-V_{DD}$ .

Para facilitar el ajuste general del circuito, se utilizaron resistencias variables.

### 4.1. Rangos de funcionamiento



Figura 8: Circuito implementado.

Para la medición del rango de captura, se ajustó la señal de entrada fuera del rango de trabajo, para luego acercarla lentamente por ambos extremos hasta encontrar la frecuencia de "enganche", si ésta estaba fuera de las especificaciones a través de las resistencias variables RV1 y RV2 se ajustaban para que estuvieran dentro de los parámetros de diseño.

Luego para el rango de sostén, una vez enganchado el PLL en las frecuencias especificadas, se variaba levemente la frecuencia en los extremos hasta que el sistema perdiera el sincronismo.

A continuación se exponen los resultados.

- Rango de captura
  - $f_1 = 14,720 \ kHz$
  - $f_3 = 25,690 \ kHz$
- Rango de sostén
  - $f_4 = 14,700 \ kHz$
  - $f_2 = 25,986 \ kHz$

#### 4.2. Ganancia de lazo

Para el cálculo de la ganancia de lazo, se mide con un osciloscopio el desfasare entre la señal introducida (pin 14) y la que se obtiene del mismo integrado (pin 3)a dos frecuencias distintas según la condición de que 15 kHz  $< f_s > 25$  kHz.

- $f_{s1}:16kHz$ 
  - $T_1 = 62,5 [us]$
  - $\tau_1 = 10.4 [us]$
  - $\theta_1 = 1.04 \ [rad]$



Figura 9: Ganancia de  $f_{s1}$ .

- $f_{s2}: 22kHz$ 
  - $T_2 = 45,45 [us]$
  - $\tau_2 = 14.80 [us]$
  - $\theta_2 = 2.04 \ [rad]$



Figura 10: Ganancia de  $f_{s2}$ .

La ganancia de lazo se puede calcular como hemos visto anteriormente,

$$\frac{K_o K_d}{N} = \frac{\Delta \omega s}{\Delta \theta}$$

$$= \frac{2\pi (f_{s2} - f_{s1})}{\theta_2 - \theta_1}$$

$$\frac{K_o K_d}{N} = 37699, 11$$

# 4.3. Sobrepasamiento y constante de tiempo

Finalmente, el sobrepasamiento se observa al medir la entrada del VCO (voltaje, no frecuencia) para una señal de entrada modulada en frecuencia. La entrada, de 20kHz se modula a 100Hz entre 18kHz y 22kHz, comprobándose previamente que el PLL mantenga el enganche en ese rango.

Como no es posible observar el comportamiento transitorio de la frecuencia de salida lo que se realiza es observar el comportamiento de la tensión  $V_d$  a partir de las cuales se obtiene el sobrepasamiento porcentual  $M_p$ .

Por otra parte para la misma forma de onda se determina el tiempo de pico  $t_p$ .



Figura 11:  $Y(max) - Y(\infty)$ .



Figura 12:  $Y(\infty)$ 

De dicha medición se obtuvo el valor de  $t_p = 120 \ [us]$ . Con las mediciones obtenidas se procede a calcular el  $M_p$ .

$$M_p = \frac{Y(max) - Y(\infty)}{Y(\infty)} * 100 = \frac{1,04}{3,68} * 100 = 28,26\%$$



Figura 13: Tiempo de pico $(t_p)$ 

Obtenido el  $M_p$  se procede a calcular el  $\xi$  de nuestro PLL. Donde recordamos que,

$$\xi = \frac{\sigma}{\omega n}$$

Para la obtención de  $\sigma$  despejamos de esta variable de la ecuación  $\ref{eq:constraint}$ ?

$$M_p = e^{-\frac{\pi\sigma}{\omega_n}} \tag{1}$$

Para esto necesitamos de la relación  $\omega_p$ 

$$\omega_p = \frac{\pi}{t_p} = 26179,94$$

De la cual podemos explicitar,

$$\sigma = -\frac{\omega_p \cdot \ln(M_p)}{\pi}$$
$$= -\frac{\ln(M_p)}{t_p}$$
$$\sigma = 10530.77$$

Con  $\sigma$  calculado, se obtiene  $\omega_n$  según lo siguiente,

$$\omega_n = \sqrt{\omega_p^2 + \sigma^2}$$
$$\omega_n = 28218, 54$$

Finalmente obtenemos  $\xi$ .

$$\xi = \frac{\sigma}{\omega_n} \\ = \frac{10530,77}{28218,54} \\ \xi = 0,37$$

Como podemos comprobar el valor obtenido es similar al dado por la condición de diseño ( $\xi = 0, 4$ ).

## 5. Conclusión

Se pudo evidenciar el comportamiento del seguimiento de frecuencia con una notable precisión en el momento que el PLL se encontraba "enganchado". El cálculo de los componentes de la red se realiza según las especificaciones indicadas en el práctico, empleando la hoja de datos proporcionada por el fabricante del integrado CD4046, donde se hace uso de

gráficas para la obtención de las magnitudes a implementar, por lo que la exactitud de éstas no es muy buena.

Este es uno de los motivos por el cual en el momento de implementar nuestro PLL, los valores calculados durante el desarrollo de este informe debieron ser modificados, y éstos quedaron determinados a prueba y error de los integrantes del grupo para que dicho PLL trabaje en la zona deseada.

Por último, si el comportamiento transitorio del VCO no es el adecuado, se puede modificar mediante la variación de los parámetros del bloque de filtrado.

A continuación se mostrará una tabla informativa con los valores obtenidos mediante cálculos y aquellos valores que fueron usados para la implementación y buen funcionamiento del PLL.

|    | Cálculos        | Implementación |
|----|-----------------|----------------|
| R1 | $161 \ k\Omega$ | $56 k\Omega$   |
| R2 | 100 k Ω         | $37 k\Omega$   |
| R3 | 15 k Ω          | 150 Ω          |
| C1 | 140~pF          | 330 pF         |
| C2 | 10 nF           | 220 nF         |